AD(ALTIUM DESIGNER 10)不報(bào)錯怎么解決?
AD(ALTIUM DESIGNER 10)不報(bào)錯怎么解決?
什么一個BUG啊,只要你是雙擊工程.PrjPcb進(jìn)入的,沒有庫文件就一定會報(bào)錯,不可能不報(bào),我天天在用,沒出現(xiàn)過這么低端的BUG。你點(diǎn)擊.PcbDoc或者.SchDoc進(jìn)去的就不會報(bào)。
為什么altium designer中,pcb同一個**沒有連接,也沒有報(bào)錯呢?
你沒有開啟**DRC的話,是無法實(shí)時(shí)報(bào)錯的,若是手動開始DRC檢查,若沒有報(bào)錯,說明DRC檢查沒有勾選需要檢查這類錯誤,或規(guī)則設(shè)置有問題。另一種情況,羅列錯誤的數(shù)量限制,你這個錯誤靠后,沒有顯示。
ad16設(shè)置規(guī)則為什么不報(bào)錯
沒有開啟**DRC。ad16設(shè)置規(guī)則沒有開啟**DRC的話,是無法實(shí)時(shí)報(bào)錯的。
AD16**版是一款高效專業(yè)的機(jī)械電子設(shè)計(jì)輔助工具,AD16**版功能強(qiáng)悍,提供了非常全面的電子線路板設(shè)計(jì)流程及開發(fā)插件。
百科
AD 原理圖中有元器件未連接但編譯時(shí)不報(bào)錯的解決方法
一 問題: 使用AD 時(shí)原理圖中有元器件引腳未連接但編譯時(shí)不報(bào)錯。
ad13中焊盤和導(dǎo)線短路 ,這違反了什么規(guī)則呀
這是因?yàn)閮煞N原因:1 你沒有設(shè)置**,雖然焊盤和導(dǎo)線是必須連在一起,但卻顯示短路,因?yàn)闆]有**,默認(rèn)的這兩個是不在一個**,就會提示短路;2 你的規(guī)則里面沒有允許短路。所以針對這兩種原因有兩種方法,如果不怕麻煩且為了避免其它錯誤,建議將PCB里面的導(dǎo)線焊盤元件都設(shè)置**;如果不想麻煩,就進(jìn)入design–>rules–>electrical–>short-circuit里面有個方框打勾。
這樣問題也解決了。
求救:AD09無理圖**標(biāo)號連接沒放好怎么不會報(bào)錯
說明,導(dǎo)入時(shí)的報(bào)錯僅僅是針對3和以上的引腳的,而所有的元件的引腳若為2和1則不報(bào)錯,表示不太懂為什么,還有,元件和封裝都是我以前畫的,這次是從原來的文件中**過來的,不知道這樣會不會有錯,波浪線是說在原理圖中放置元件后有淡紅色的波浪線在旁邊,求各位大神指點(diǎn)!