AD設(shè)計軟件拼版之陣列粘貼
AD設(shè)計軟件拼版之陣列粘貼
在PCB生產(chǎn)制造中,為了方便后續(xù)的焊接貼片,在設(shè)計的時候會做一個拼版。常規(guī)的設(shè)計思路是先做好單片的資料設(shè)計,**在做整體的拼版設(shè)計。
在**粘貼元器件單位的過程中,如果用戶是需要一次性粘貼得到多個粘貼結(jié)果,則需要在陣列粘貼中操作。
這個對話框中有4欄選擇,其功能如下: 一、放置變量欄 1、條款計數(shù)(重復(fù)粘貼的次數(shù))項:用于輸入陣列粘貼時重復(fù)粘貼圖件或者單元的次數(shù)。 2、文本增量項:用于設(shè)定帶有編號的圖件(包括板框或者芯片封裝單元)在陣列粘貼時編號數(shù)增加的步距。如果設(shè)置為“1”,那么在陣列粘貼單個元器件或焊盤單元時,將依據(jù)“條款計數(shù)”項所設(shè)定的數(shù)量放置一些的器件或焊盤單元,它們的編號以“1”為步距依次遞增,如R1、R2、R3等。如果要粘貼的圖件(包括器件和焊盤單元)是不止一個的話。
“文本增量”項的設(shè)置是無效的,陣列粘貼的結(jié)果編號將以“-1”、“-2”、“-3”遞增。需要注意的地方是,如果板子上的某些元器件的編號為“-*”,則軟件會將把器件的編號以相應(yīng)的**數(shù)字+“1處理,作為新的編號數(shù)字,即百科“-*+1”。 二、陣列類型欄 本選項欄是設(shè)置陣列粘貼后,器件的排列方式,即以圓弧的方式排列或是直線方式排列。
選中某種排列方式后,相應(yīng)的設(shè)置欄才可以進行選擇或者設(shè)置。 三、循環(huán)陣列(圓弧陣列)欄 本欄是用于設(shè)置采用圓弧方式排列的粘貼參數(shù) 1、角度間距項目:用于陣列粘貼過程中,每次放置輸入的角度間隔的圖件。 2、旋轉(zhuǎn)項目至合適位置選項:選中該選項,則在放置圖件時以輸入的旋轉(zhuǎn)角度度數(shù)作為圖件自身進行旋轉(zhuǎn)的角度度數(shù)。
如果不選中該選項,那么雖然圖件在每次放置的時候會間隔一定的角度,但自身的旋轉(zhuǎn)方向卻保持不變。 四、線性陣列欄 本欄用于設(shè)置采用直線方式排列拼版的粘貼參數(shù)。 X-Spaing:粘貼圖件時X方向的間距。
Y-Spaing:粘貼圖件時Y方向的間距。 一般無間距拼版話,需要水平拼版的話,X方向的數(shù)值可以設(shè)定為板子的X長度。 需要垂直拼版的話。Y方向的數(shù)值可以設(shè)定為板子的Y長度。
各項設(shè)置完成后,點擊確認按鈕,退出陣列粘貼的設(shè)置對話框,鼠標指針變?yōu)槭中?,這時根據(jù)陣列粘貼的方式可以分為一下兩種情況: 1、如果是以圓弧排列方式進行陣列粘貼拼板,那么需要點擊2次鼠標左鍵,**次是選擇圓弧排列的圓心,第二次是選擇圓弧的半徑。 2、如果是以線性排列方式進行陣列粘貼拼板,那么只需要點擊鼠標一次即可,即選擇放置的起始位置。
altium designer 怎樣拼版?
正確的拼板方式:在你的工程文件中新建PCB文件并保存,然后在該新建PCB文件中點擊‘Place’ ->‘Embedded Board Array/Panelize’ ,會彈出一個對話框,選擇你需要拼板的PCB文件以及尺寸與數(shù)量,拼板之后只能看到‘Top Layer’ ,拼板之后需要進行割板操作,**才是鉆孔文件和Gerber文件的輸出! 希望對你有幫助
AD18雙層板設(shè)計步驟
在PCB設(shè)計中,如果沒有一個共同約定的規(guī)范,我們很難實現(xiàn)共同合作來維護。而且由于不專業(yè)的操作,不明確規(guī)范的操作方法,往往會讓你對著一個點改了又改,令人不勝其煩。
由于之前在進行PCB制作的時候經(jīng)常會遇到重復(fù)工作的問題,降低了PCB設(shè)計的效率。
寫這篇文章,就是要讓在進行PCB繪制時減少重復(fù)工作。提高設(shè)計效率。 庫文件就是所有元器件原理圖和元器件PCB圖的**。通常用一個庫來包括。
盡可能補充完善自己的庫會大大簡化以后的工作。我在這里公開了我使用的庫,為的是節(jié)省大家的時間。有一套共同的庫之后,對于每個人的開發(fā)都是有利的。
點擊打開鏈接 首先打開PCB庫文件。 這個就比較簡單,一個個畫好就可以了。 例如NE555,只要畫出一個芯片形狀并對應(yīng)添加引腳就可以了。
可能剛開始的時候大家不明白為何先畫PCB庫文件,這其實是因為我們需要在原理圖中將封裝整合進元器件,如果先畫原理圖,畫完封裝還要回來整合,會很麻煩,具體整合位置如下圖。 新建工程文件,并挑選和制作原理圖 補充好所有的元器件后,新建一個PCB工程文件,并在工程文件中新建一張原理圖,作為主原理圖。我在演示的時候會按照層次式布線的方式,因為這樣有兩點好處: ? 新建新的原理圖后,可以將外部的已有的用得上的原理圖加入進來,已經(jīng)集成好的有一定功能的原理圖在如下圖所示文件夾內(nèi)。
可以**并拷貝到原理圖文件夾下,方便使用。 把所有要用到的接口原理圖從接口文件夾中挑選出來后,**檢查是否有還能通過簡單修改使用的原理圖接口(因為這樣確實在節(jié)省時間)。 新建工程文件,把所有的原理圖放入工程文件。此時原理圖netlabel的作用范圍先進行設(shè)置。
Project-project options-options-net identifier-scope。此欄可根據(jù)需要進行限制。盡量不使用全局可用的方案,否則會出現(xiàn)難以發(fā)現(xiàn)的錯誤。 對于已有的接口原理圖進行組合從而生成總文件。
并在總文件中建立沒有的原理圖文件。然后繪制出原理圖。如果有新圖需要同步可以使用菜單工具Design-synchronize sheet entries and ports。 其次,Tools-Update from library可以檢查是否左右的元器件都來自于同一套庫。
如果不是,可以做適當修改。否則可能會遇到一些問題。 檢查所有的封裝匹配,ID號**性,編號并進行編譯檢查 先檢查封裝,**對照原圖進行檢查。
對不合適的封裝進行修改和重選或重做。然后進行編號,然后進行編譯檢查,如果出現(xiàn)ID號重復(fù),可以適當修改ID號達到?jīng)]有錯誤的效果。確定沒有錯誤可以編譯原理圖,對項目右鍵然后點擊編譯即可。
建立PCB并導(dǎo)入所有的文件進行初步規(guī)劃 首先新建PCBDOC文件并保存(不保存后續(xù)會出現(xiàn)一些錯誤)。 在PCB中,規(guī)則是十分要命的存在,如果規(guī)則設(shè)置的不合適,可能會付出更大的生產(chǎn)成本或者帶來不必要的麻煩,且很容易導(dǎo)致設(shè)計出來的電路不能用,所以規(guī)則是保證電路設(shè)計正確的前提。規(guī)則的導(dǎo)入方法: 點擊規(guī)則,進入后,選擇導(dǎo)入規(guī)則。 規(guī)則在如上所述的庫中也有,位置如下圖。
先通過Edit-Origin-Set設(shè)置好原點,此時可以選擇keepout劃定一個粗略的版型,從而準備進行元器件放置。 修改規(guī)則,主要修改Electrical-Clearance,Routing-Width。Manufacting-HoleSize 此時按照功能性的不同進行主次劃分,也可以按照信號傳遞過程進行逐步布線。
為了避免飛線過亂,可以適當隱藏一部分例如電源線或者地線,按下V,C然后選擇Hide Net。初步位置確定后,準備進行具體布線。 進行元器件位置調(diào)整,甚至原理圖調(diào)整 ? 位置調(diào)整是PCB設(shè)計重頭,應(yīng)該在此處投入盡可能多的時間,確保你的元器件都擺在了合適的位置。位置的基本要求是,盡可能方便布線。
? 這一步單獨拿出來,是因為為了避免出現(xiàn)設(shè)計問題,需要使布線的飛線看起來更加方便,甚至不合適的地方要對應(yīng)到原理圖進行改進。此時把絲印層內(nèi)容全部放到中間部分,設(shè)置合適的尺寸。如果屏幕過小不適合進行交互式設(shè)計,可拷貝原理圖pdf到平板中或者開啟分屏。
主要元器件信號的處理 主要信號優(yōu)先布線。對于頻率稍高的地方**先進行處理。同時根。
AD畫PCB時如何做出空的。怎么拼接?
就是keepoutlayer,可以告訴加工廠,切割V型槽,就好掰開了??梢杂肒EEPOUTLAYER層粗點的線畫出同心圓,直接注明目的,未注明的加工時人家會問的,或者做個焊盤,鉆孔比焊盤大的,連起來。